ID do artigo: 000084793 Tipo de conteúdo: Solução de problemas Última revisão: 20/11/2015

HdMI Designs Lock HDMI RX Core, mas nenhum monitor de HDMI TX

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

Quando você executar os designs HDMI para dispositivos Arria 10, Arria V e Stratix, o HDMI Travas de núcleo RX, mas nada é exibido a partir do núcleo HDMI TX. Este problema pode ser causada pela colocação do Chip Planner do PLL genérico (pll_hdmi_tx). Se pll_hdmi_tx for colocado mais longe de o transceptor PLL, a variação do clock pode afetar o núcleo HDMI TX.

Resolução

Coloque pll_hdmi_tx ao lado do transceptor PLL .

Este problema será corrigido em uma versão futura do núcleo HDMI IP.

Produtos relacionados

Este artigo aplica-se a 2 produtos

FPGAs Intel® Arria® 10 e FPGAs SoC
FPGAs Stratix® V

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.