As informações de sincronização de leitura rápida para dispositivos de configuração EPCS16, EPCS64 e EPCS128 são mostradas na tabela abaixo. O EPCS1 e o EPCS4 não suportam a operação de leitura rápida.
|
Símbolo |
Parâmetro |
Min |
Max |
Unidade |
|
fRCLK |
Frequência de leitura do clock (FPGA ou processador embarcado) para operação de bytes de leitura |
— |
20 |
Mhz |
|
fCLK |
Frequência de clock de leitura rápida |
— |
40 |
Mhz |
|
Tch |
Tempo alto DCLK |
11 |
— |
Ns |
|
Tcl |
Tempo baixo DCLK |
11 |
— |
Ns |
|
tODIS |
Tempo de desativação da saída após a leitura |
— |
8 |
Ns |
|
tnCLK2D |
Borda de queda do clock para dados |
— |
8 |
Ns |