Problema 137246: Versão 1.5
Se as conexões JTAG não estiverem usadas, você precisará conectar o TCK ao pino GND, TDI e TMS à VCCA e deixar o TDO desconectado.
Problema 77849: Versão 1.4
Cyclone DISPOSITIVOS IV E não possuem pino de clock dedicado CLK0. São fornecidos até 15 pinos de clock dedicados (CLK[15..1]).
Problema 59732: Versão 1.4
DATA0 e DATA1 são declarados como sendo "fuga aberta bidirecional", mas isso está incorreto e será corrigido para afirmar que eles são apenas "bidirecionais".
Problema 382585, versão 1.4
A Nota 2 não lista todas as tensões de VCC_CLKIN disponíveis para bancos 3B e 8B. A versão 1.4 lista apenas 2,5V, mas 1,2V, 1,5V, 1,8V, 2,5V, 3,0V e 3,3V são todas tensões suportadas para VCC_CLKIN bancos 3B e 8B.
Problema 66844, Versão 1.4
Para o pino CRC_ERROR nota 24 será removido, uma vez que não tem relação com o pino CRC_ERROR.
A descrição do pino também será atualizada para refletir que o pino CRC_ERROR é sempre um pino de drenagem aberta se usado como um pino de CRC_ERROR e não é uma saída dedicada onde você pode habilitar o pino CRC_ERROR como um esvaziamento aberto na guia de detecção CRC_ERROR da caixa de diálogo Dispositivo e Opções de Pinos.