ID do artigo: 000085185 Tipo de conteúdo: Solução de problemas Última revisão: 08/10/2015

Por que minhas transações através da função Arria interface de axi de peso leve 10 incorretamente no hardware?

Ambiente

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição Devido a um problema nas restrições de sincronização geradas automaticamente nas versões 15.0 do software Quartus® II 2 e anteriores, os caminhos através da interface AXI de peso leve Arria® 10 não são analisados corretamente, o que pode levar a problemas funcionais no hardware.
Resolução

Para evitar este problema, comente as seguintes atribuições de sincronização do arquivo *altera_arria10_interface_generator*.sdc.

set_false_path -through [get_pins-compatibility_mode *fpga_interfaces|hps2fpga_light_weight*aw_ready]
set_false_path -through [get_pins-compatibility_mode *fpga_interfaces|hps2fpga_light_weight*aw_valid]
set_false_path -through [get_pins-compatibility_mode *fpga_interfaces|hps2fpga_light_weight*w_ready]
set_false_path -through [ get_pins -compatibility_mode *fpga_interfaces|hps2fpga_light_weight*w_valid]
set_false_path -through [get_pins-compatibility_mode *fpga_interfaces|hps2fpga_light_weight*ar_ready]
set_false_path -through [get_pins-compatibility_mode *fpga_interfaces|hps2fpga_light_weight*ar_valid]

Este problema está programado para ser resolvido em uma versão futura do software Quartus II.

Produtos relacionados

Este artigo aplica-se a 3 produtos

FPGA Intel® Arria® 10 SX SoC
FPGA Intel® Arria® 10 GX
FPGA Intel® Arria® 10 GT

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.