ID do artigo: 000085225 Tipo de conteúdo: Solução de problemas Última revisão: 25/09/2013

Por que a Função MegaCore Ethernet de Velocidade Tripla não gera quadros de pausa XOFF/XON mesmo quando os registros de XOFF/XON ou pinos de E/S XOFF/XON são afirmados?

Ambiente

    Intel® Quartus® II Subscription Edition
    Ethernet de velocidade tripla Intel® FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Devido a um problema com a função MegaCore® Ethernet de velocidade tripla, os frames de pausa XON/XOFF podem não ser gerados se você desativar a opção de suporte para MAC 10/100 half duplex .

Resolução

Ative a opção habilitar o mac 10/100 half duplex no Gerenciador de plug-in MegaWizard™ para contornar este problema.

Este problema já foi corrigido na versão 15.0.1 do software Quartus® II.

Produtos relacionados

Este artigo aplica-se a 26 produtos

FPGA Cyclone® IV GX
FPGAs Cyclone® III
FPGA Cyclone® IV E
FPGA Arria® V GX
FPGA Cyclone® V GT
FPGA Cyclone® III LS
FPGA Cyclone® V E
FPGA Cyclone® V GX
FPGA Arria® V GT
FPGA Arria® V GZ
FPGA Arria® V ST SoC
FPGA Arria® V SX SoC
FPGA Arria® II GZ
FPGA SoC Cyclone® V SE
FPGA SoC Cyclone® V ST
FPGA SoC Cyclone® V SX
FPGAs Stratix® II
FPGAs Stratix® II GX
FPGAs Stratix® III
FPGA Stratix® IV E
FPGA Stratix® IV GT
FPGA Stratix® IV GX
FPGA Stratix® V E
FPGA Stratix® V GS
FPGA Stratix® V GT
FPGA Stratix® V GX

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.