ID do artigo: 000085240 Tipo de conteúdo: Solução de problemas Última revisão: 30/06/2014

Por que não posso colocar um clock de referência para transceptores na entrada GXB_RX /GXB_REFCLK?

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição Stratix® dispositivos V, Arria® V e Cyclone® V são compatíveis com a colocação de um clock de referência dedicado do transceptor de entrada em pinos de entrada GXB_RX /GXB_REFCLK de uso duplo. No entanto, essa funcionalidade não foi habilitada até o software Quartus® II versão 12.1.  Antes do Quartus II v12.1, os clocks de referência só podiam ser colocados nos pinos de entrada REFCLK dedicados.
Resolução Esta funcionalidade foi totalmente implementada a partir do Quartus II v12.1.

Produtos relacionados

Este artigo aplica-se a 14 produtos

FPGA SoC Cyclone® V SX
FPGAs Stratix® V
FPGA Cyclone® V GT
FPGA Stratix® V GX
FPGA Cyclone® V GX
FPGA Stratix® V GT
FPGA Stratix® V GS
FPGA Arria® V GZ
FPGA Arria® V SX SoC
FPGA SoC Cyclone® V ST
FPGA Arria® V GX
FPGAs Arria® V e FPGAs SoC
FPGA Arria® V GT
FPGAs Cyclone® V e FPGAs SoC

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.