ID do artigo: 000085335 Tipo de conteúdo: Solução de problemas Última revisão: 11/09/2012

Seguir <x> os pinos usam diodos de fixação no chip, mas o VCCIO do banco de E/S não é de 3,3V</x>

Ambiente

  • PCI
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Esta mensagem ocorre porque o software Quartus® II permite que o diodo do grampo PCI seja habilitado apenas para pinos de E/S que utilizam um padrão de E/S de 3,3V.

    Para trabalhar em torno desta restrição para pinos de entrada em bancos de E/S de 2,5V, defina o pino como um padrão de E/S de 3,3V. Isso é permitido porque entradas de 3,3V são permitidas em um banco de E/S de 2,5V.  O software compila com sucesso o projeto resultando em um pino de entrada com um diodo de fixação de 2,5 V. Altera® não suporta esta aplicação porque o diodo de fixação PCI destina-se apenas ao uso em um padrão de E/S de 3,3V. Não há planos para fornecer modelos de IBIS para esta implementação.

    A partir da versão 7.1, a mensagem do software Quartus II é aprimorada para este caso.

     

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs Stratix® II

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.