ID do artigo: 000085383 Tipo de conteúdo: Solução de problemas Última revisão: 16/03/2016

O que devo fazer quando o núcleo DE IP JESD204B não atender ao tempo de configuração em Arria dispositivos V GT e ST?

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Na versão 15.0 do software Quartus® II, o núcleo IP JESD204B pode não atender ao tempo de configuração a taxas de dados acima de 7,50 Gbps (taxas de clock de link de núcleo IP acima de 187,5 MHz) em dispositivos Arria® V GT e ST.

    Resolução

    Para fechar o tempo, use as seguintes configurações:

    • Modo de otimização: desempenho (alto esforço - aumentar o tempo de execução)
    • Configurações avançadas (ajuste)
      • Esforço de ajuste: ajuste padrão
      • Execute a análise de topologia de clocking durante o roteamento: on
      • Execute a síntese física para a lógica combinacional para o desempenho: on
      • Execute a duplicação de registro para desempenho: on
      • Execute a retimação de registro para desempenho: on
      • Multiplicador de esforço de colocação: 4.0
      • Nível máximo de otimização de tempo de sincronização do roteador

    Se as falhas de sincronização ainda existirem, tome as seguintes ações:

    • Restringir demais o clock de link (domínio do clock do núcleo ip) em 10 a 15% no arquivo Synopsys Design Constraint (.sdc) do usuário e fechar o tempo na frequência específica no TimeQuest. Por exemplo, se o clock de link de 187,5 MHz for gerado pelo NÚCLEO PLL, restringir o clock de referência PLL core de 187,5 MHz (o nome do clock é device_clk) com 260 MHz (12%) usando o comando create_clock:

    set current_exe == $::TimeQuestInfo (nomeofexecutable)

    se { == "quartus_fit"} {

    create_clock -name device_clk -período 3,85 [get_ports device_clk]

    } outra {

    create_clock -name device_clk -período 5.33 [get_ports device_clk]

    }

    • Use o Design Space Explorer II para realizar varredura de sementes de ajuste para determinar o número ideal de sementes de colocação inicial do fitter.
    A taxa de dados mais alta do núcleo IP JESD204B para dispositivos Arria V GT e ST é de 7,50 Gbps nas versões futuras do software Quartus II.

    Produtos relacionados

    Este artigo aplica-se a 3 produtos

    FPGAs Arria® V e FPGAs SoC
    FPGA Arria® V GT
    FPGA Arria® V ST SoC

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.