Na versão 15.0 do software Quartus® II, o núcleo IP JESD204B pode não atender ao tempo de configuração a taxas de dados acima de 7,50 Gbps (taxas de clock de link de núcleo IP acima de 187,5 MHz) em dispositivos Arria® V GT e ST.
Para fechar o tempo, use as seguintes configurações:
- Modo de otimização: desempenho (alto esforço - aumentar o tempo de execução)
-
Configurações avançadas (ajuste)
-
Esforço de ajuste: ajuste padrão
-
Execute a análise de topologia de clocking durante o roteamento: on
-
Execute a síntese física para a lógica combinacional para o desempenho: on
-
Execute a duplicação de registro para desempenho: on
-
Execute a retimação de registro para desempenho: on
-
Multiplicador de esforço de colocação: 4.0
-
Nível máximo de otimização de tempo de sincronização do roteador
Se as falhas de sincronização ainda existirem, tome as seguintes ações:
-
Restringir demais o clock de link (domínio do clock do núcleo ip) em 10 a 15% no arquivo Synopsys Design Constraint (.sdc) do usuário e fechar o tempo na frequência específica no TimeQuest. Por exemplo, se o clock de link de 187,5 MHz for gerado pelo NÚCLEO PLL, restringir o clock de referência PLL core de 187,5 MHz (o nome do clock é device_clk) com 260 MHz (12%) usando o comando create_clock:
set current_exe == $::TimeQuestInfo (nomeofexecutable)
se { == "quartus_fit"} {
create_clock -name device_clk -período 3,85 [get_ports device_clk]
} outra {
create_clock -name device_clk -período 5.33 [get_ports device_clk]
}
-
Use o Design Space Explorer II para realizar varredura de sementes de ajuste para determinar o número ideal de sementes de colocação inicial do fitter.