ID do artigo: 000085385 Tipo de conteúdo: Documentação e informações do produto Última revisão: 02/09/2012

Como o TimeQuest leva em conta as configurações da cadeia de atraso do DQS ao relatar o tempo de ALTDQ_DQS Megafunção?

Ambiente

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Para o TimeQuest relatar a mudança de fase devido a alterações nas configurações da cadeia de atraso do DQS, você também precisa alterar a configuração de mudança de fase do DQS no Gerenciador de plug in megawizard™ para ALTDQ_DQS.

Por exemplo, no Stratix® IV, se o modo de frequência for 1, você receberá opções de mudança de fase de 30, 60, 90 ou 120; Se você escolher "Número de estágios em dqs_delay_chain" de 3, você receberá uma mudança de fase de 90 graus e, se escolher 1, você receberá uma mudança de fase de 30 graus. O TimeQuest só mostrará essa alteração se você também alterar a opção "Mudança de fase do DQS" em "Opção de cadeia de atraso avançada" na segunda página da GUI do Gerenciador de Plug in Megawizard de 3000 para 9000 (3000 oferece mudança de fase de 30 graus e 9000 dá 90 graus).

Produtos relacionados

Este artigo aplica-se a 3 produtos

FPGAs Stratix® V
FPGAs Cyclone® V e FPGAs SoC
FPGAs Arria® V e FPGAs SoC

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.