ID do artigo: 000085550 Tipo de conteúdo: Mensagens de erro Última revisão: 18/03/2013

Erro interno: subsistema: CDB_SGATE, Arquivo: /quartus/db/cdb_sgate/cdb_sgate_wys_ram_block.cpp, linha: 475

Ambiente

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Devido a um problema no software Quartus® II versão 11.1 SP2 e anterior, você pode ver este erro ao compilar um design voltado para um dispositivo Cyclone® III. Este erro pode ocorrer se a opção Balanceamento automático de blocos DE RAM estiver habilitada no seu Arquivo de configurações Quartus II (.qsf):

set_global_assignment -name AUTO_RAM_BLOCK_BALANCING ON

Observe que este é o valor padrão para esta atribuição.

Resolução

Para resolver o problema, desligue a opção Auto RAM Block Balancing usando a atribuição abaixo em seu .qsf:

set_global_assignment -name AUTO_RAM_BLOCK_BALANCING OFF

Este problema está programado para ser corrigido em uma versão futura do software Quartus II.

Produtos relacionados

Este artigo aplica-se a 2 produtos

FPGAs Cyclone® III
FPGA Cyclone® III LS

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.