ID do artigo: 000085954 Tipo de conteúdo: Solução de problemas Última revisão: 03/10/2014

O Módulo de E/S de camada lógica de E/S do Núcleo IP RapidIO fornece dados de resposta de leitura incorretas se o tempo de espera ocorrer durante a resposta

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

Se um núcleo IP RapidIO que inclui um escravo de camada lógica de E/S módulo responde a uma solicitação de leitura e está no processo de envio ler dados quando o Avalon-MM de transações fora, a parte de os dados de leitura que ainda não foram enviados estão corrompidos (definidos como zeros).

Além disso, o núcleo rapidIO IP pode responder incorretamente para o próximo comando escravo de E/S que ele recebe no porto escravo de E/S. O núcleo de IP pode sinalizar erroneosamente esta transação conforme o tempo de espera, ou pode fornecer uma carga de dados de leitura menor do que a solicitada. O carga útil menor em uma resposta de leitura pode causar o solicitador original para pendurar.

Resolução

Este problema não tem solução. Para minimizar as chances de encontrar neste problema, você deve definir um alto valor de tempo limite no VALUE campo do em Port Response Time-Out Control CSR deslocamento 0x124.

Este problema será corrigido em uma versão futura do RapidIO Núcleo IP.

Produtos relacionados

Este artigo aplica-se a 1 produtos

Dispositivos programáveis Intel®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.