ID do artigo: 000086126 Tipo de conteúdo: Solução de problemas Última revisão: 07/02/2014

O encerramento do tempo para interfaces HARD LPDDR2 pode não ser robusto em dispositivos soC Cyclone V

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descrição

    Este problema afeta produtos LPDDR2.

    As interfaces HARD LPDDR2 com Cyclone soC V podem têm dificuldade para alcançar o encerramento do tempo.

    Resolução

    Não há solução alternativa para este problema.

    Este problema está corrigido na versão 13.1.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs Cyclone® V e FPGAs SoC

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.