Devido a um problema no software Quartus® Prime versão 17.0 e anterior, você pode ver o erro mencionado acima durante a execução da entrada de vídeo clock II ou simulação do núcleo do Comutador II ip no ModelSim-Intel FPGA Edition.
Não há solução alternativa para este problema.
Este problema é corrigido começando com o software Quartus Prime versão 17.1