ID do artigo: 000086335 Tipo de conteúdo: Solução de problemas Última revisão: 14/02/2017

Os modelos de sincronização Arria 10 dispositivos para caminhos de entrada com padrões de E/S calibrados foram alterados desde o lançamento do software Quartus Prime versão 16.1 Da atualização 1?

Ambiente

  • Intel® Quartus® Prime Pro Edition
  • E/S
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Sim, desde o lançamento do software Quartus® Prime versão 16.1 Atualização 1, os modelos de sincronização dos caminhos de entrada de E/S foram atualizados para Arria® 10 dispositivos. Isso afeta projetos que usam pinos de entrada com padrões de E/S calibrados e terminação de entrada de 40, 50 ou 60 ohm. E/S 3V não são afetados porque não suportam terminações calibradas.

    Resolução

    Se o design usar as configrações de E/S afetadas, reprise o Analisador de tempo de sincronização do TimeQuest no software Quartus Prime versão 16.1 update 2 ou mais recente. Para o IP da Interface de Memória Externa (EMIF), a regeneração de IP é necessária. Se houver violações de sincronização, execute o Fitter no software Quartus Prime versão 16.1 Update 2 ou mais recente para fechar o tempo no design.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs Intel® Arria® 10 e FPGAs SoC

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.