ID do artigo: 000086396 Tipo de conteúdo: Solução de problemas Última revisão: 15/03/2019

Por que a inicialização do HPS do QSPI será travada após configurarmos o registro de reinicialização a frio do HPS no kit de desenvolvimento CV SoC?

Ambiente

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Devido a dispositivos serial flash avançados e de alta densidade que podem operar em modos (modo de endereçamento de três byte/quatro byte) mais capaz do que a configuração comum assumida pelo modo de endereçamento de três byte, o HPS Intel® Cyclone® V será travado ao configurar o registro de reinicialização a frio do HPS (0xffd05004) através do comando UBOOT "mw 0xffd05004 0x00110001" sem redefinir o flash QSPI para o modo de endereçamento de três byte. A impressão UART conforme abaixo:

    CPU: Altera plataforma SOCFPGA

    PLACA: Altera SOCFPGA Cyclone placa V

    I2C: pronto

    DRAM: 1GiB

    MMC: ALTERA DWMMC: 0

    SF: Leia o atraso de captura de dados calibrado para 3 (0-7)

    SF: detectado N25Q512 com tamanho da página 65536, total: 67108864

    Aviso - CRC ruim, usando ambiente padrão

    Em: serial

    Fora: serial

    Err: serial

    Rede: mii0

    Clique em qualquer tecla para parar a autoboot: 0

    SOCFPGA_CYCLONE5 #

    SOCFPGA_CYCLONE5 # mw 0xffd05004 0x00110001

    Resolução

    Você pode definir o QSPI no modo de endereço de três bytes antes de configurar o registro de reinicialização a frio do HPS (0xffd05004) ou saída do h2f_cold_reset do pino FPGA para redefinir o flash de QSPI para o modo de endereço de três bytes.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGA SoC Cyclone® V SX

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.