ID do artigo: 000086406 Tipo de conteúdo: Solução de problemas Última revisão: 11/02/2013

Possíveis falhas de sincronização para designs LPDDR2 em dispositivos Cyclone de velocidade V -7

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

Este problema afeta produtos LPDDR2.

Projetos LPDDR2 com Cyclone V -7 de velocidade a 333 MHz pode falhar na análise do endereço e do tempo de comando.

Resolução

A solução alternativa para este problema é operar o design em uma frequência mais baixa (como 300 MHz), ou use uma velocidade de -6 Cyclone V Dispositivo.

Este problema será corrigido em uma versão futura.

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGAs Cyclone® V e FPGAs SoC

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.