ID do artigo: 000086512 Tipo de conteúdo: Mensagens de erro Última revisão: 25/05/2017

Aviso(13796): aviso de declaração do processo VHDL em *.vhd: sinal "<name>" é lido dentro da Declaração de processo, mas não está na lista de sensibilidade da Declaração de Processo</name>

Ambiente

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Devido a um problema no software Quartus® Prime Pro edition versão 17.0 e anterior, você pode ver este aviso emitido incorretamente.

O aviso pode ser emitido incorretamente para sinais que são escritos apenas dentro de um processo e não estão na lista de sensibilidade.

Resolução

Este aviso pode ser ignorado quando se refere a sinais que são escritos apenas no processo.

Este problema está programado para ser corrigido em uma futura versão do software Quartus Prime Pro edition.

Produtos relacionados

Este artigo aplica-se a 3 produtos

FPGAs Intel® Stratix® 10 e FPGAs SoC
FPGAs Intel® Arria® 10 e FPGAs SoC
FPGAs Intel® Cyclone® 10

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.