Você pode ver este aviso durante a análise de tempo no software Quartus® Prime Standard edition versão 16.0 update 2 e anterior. O aviso ocorre ao compilar um projeto MAX®10 contendo o altera_onchip_flash componente.
Aplique as seguintes restrições ao seu arquivo Synopsys Design Constraint (.sdc) manualmente para resolver este problema.
create_generated_clock -name flash_se_neg_reg -divide_by 2 -source [get_pins -compatibility_mode { *altera_onchip_flash:*onchip_flash_0|altera_onchip_flash_avmm_data_controller:avmm_data_controller|flash_se_neg_reg|clk }] [get_pins -compatibility_mode { *altera_onchip_flash:*onchip_flash_0|altera_onchip_flash_avmm_data_controller:avmm_data_controller|flash_se_neg_reg|q } ]
Este problema está programado para ser corrigido em uma versão futura do software Quartus Prime Standard edition.