Na versão 19.3 do software Intel® Quartus® Prime Pro Edition, este erro pode ser visto em designs que visam um dispositivo soC Intel® Stratix® FPGA SX FPGA 10 SX quando o pino HPS_OSC_CLK é compartilhado entre a malha FPGA e o sistema de processador rígido Intel® Stratix® 10 FPGA IP.
Para resolver este problema, não conecte nenhuma FPGA de malha a este pino. O HPS_OSC_CLK de pinos está limitado ao sistema de processador rígido Intel® Stratix® 10 FPGA IP.
Este problema é corrigido a partir do software Intel® Quartus® Prime Pro Edition versão 21.3.