ID do artigo: 000086807 Tipo de conteúdo: Solução de problemas Última revisão: 24/05/2021

xmelab: *F,CUMSTS: diretiva de escala de tempo ausente em um ou mais módulos.

Ambiente

    Intel® Quartus® Prime Pro Edition
    Interfaces de memória externa Intel® Stratix® 10 FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Devido a um problema no software Intel® Quartus® Prime Pro Edition versão 21.1, você pode ver esta mensagem de erro ao simular a interface de interface high bandwidth memory (HBM2) Intel FPGA IP design example com o simulador Cadence* Xcelium*.

Resolução

Para resolver este problema no software Intel® Quartus® Prime Pro Edition versão 21.1, siga as etapas abaixo:

  1. Vá para /sim/ed_sim/sim/xcelium/
  2. Abra xcelium_setup.sh com seu editor de texto preferido
  3. Localize a linha "USER_DEFINED_ELAB_OPTIONS" e adicione a opção "escala de tempo 1ps/1ps". Após a edição xcelium_setup.sh, a linha "USER_DEFINED_ELAB_OPTIONS" será a seguinte: USER_DEFINED_ELAB_OPTIONS="-timescale 1ps/1ps"
  4. Execute ./xcelium_setup.sh

Este problema é corrigido a partir do software Intel® Quartus® Prime Pro Edition versão 21.3.

 

 

 

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGA Intel® Stratix® 10 MX

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.