Você pode ver este erro ao programar um Intel® FPGA com um arquivo SVF usando o depurador de cadeia JTAG no software Intel® Quartus® Prime.
Isso é conhecido por ocorrer se o arquivo SVF for criado com TCK definido para 6 MHz e o Intel® FPGA Download Cable II (anteriormente conhecido como USB-Blaster II) estiver sendo executado com um valor de TCK padrão de 24 MHz.
Se o arquivo SVF for criado com um TCK definido para 25 MHz, isso funcionará bem, desde que o TCK do Intel FPGA Download Cable II não seja alterado.
Se o arquivo SVF for criado com 6 MHz como TCK, a frequência de Intel® FPGA Download Cable II deve ser baixada para 6 MHz para se correlacionar com a configuração do arquivo SVF.
Para fazer isso, abra o shell de comando Nios II e digite o seguinte comando:
'jtagconfig --setparam 1 JtagClock 6M'