ID do artigo: 000086984 Tipo de conteúdo: Solução de problemas Última revisão: 02/07/2013

Arria V Hard IP para falha de sincronização do núcleo PCI Express IP em designs gen1 x8 em 12.0 SP2

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descrição

    Arria V Hard IP para as variantes PCI Express IP Core Gen1 x8 encerramento do tempo de falha na versão 12.0 SP2 do software Quartus II.

    Resolução

    Este problema é corrigido em uma versão 12.1 do software Quartus II.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs Arria® V e FPGAs SoC

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.