ID do artigo: 000087193 Tipo de conteúdo: Solução de problemas Última revisão: 30/06/2014

Guia do usuário da função RapidIO II MegaCore não explica as restrições do clock de referência sys_clk e transceptor

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

Os dois clocks de entrada do núcleo IP RapidIO II e sys_clk tx_pll_refclk, deve derivar de uma fonte comum de clock. Se o seu design não reforçando essa restrição, o núcleo de IP pode experimentar o subfluxo fifo ou transbordamento. No entanto, o Guia do usuário da função RapidIO II MegaCore não documenta essa restrição.

Resolução

Para evitar esse problema, certifique-se de que seu Avalon do sistema, sys_clk e clock de referência PLL TX, tx_pll_refclkderivam de uma fonte comum de clock.

Este problema é corrigido na versão 14.0 do RapidIO Ii Guia do usuário da função MegaCore.

Produtos relacionados

Este artigo aplica-se a 1 produtos

Dispositivos programáveis Intel®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.