ID do artigo: 000087194 Tipo de conteúdo: Mensagens de erro Última revisão: 14/07/2021

Erro (20834): Ao habilitar a configuração CvP, certifique-se de que o design é capaz de CvP.

Ambiente

    Intel® Quartus® Prime Pro Edition
    PCI Express*
    Intel® Stratix® 10 Hard IP para PCI Express* Avalon-ST
    Intel® Stratix® 10 Hard IP para PCI Express* Avalon-MM
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Devido a um aprimoramento no software Intel® Quartus® Prime Pro Edition versão 21.2, a mensagem de erro mostrada acima será vista durante a compilação se as configurações de cvP de configuração via protocolo (CvP) no dispositivo e opções de pinos estiverem definidas como inicialização e atualização, mas a opção Enable_CvP (Intel_VSEC) não está marcada no Intel® FPGA F-Tile Avalon® Streaming IP para PCI Express,  Unidade de Avalon® de Intel® FPGA IP para PCI Express ou no bloco P Intel® FPGA IP para o núcleo PCI Express.

Resolução

Para resolver este problema, habilite as seguintes configurações para usar o recurso CvP:

  • Defina configurações de CvP para inicialização e atualização em opções de dispositivos e pinos.
  • Habilite a opção Habilitar CVP (Intel VSEC) no Intel® FPGA F-Tile Avalon® Streaming IP para PCI Express, Tile R Avalon® Streaming Intel® FPGA IP para PCI Express ou no P-Tile Intel® FPGA IP para o núcleo PCI Express.

Este problema é corrigido a partir do software Intel® Quartus® Prime Pro Edition versão 21.2.

Produtos relacionados

Este artigo aplica-se a 3 produtos

FPGAs e FPGAs SoC Intel® Agilex™ 7 série F
FPGAs e FPGAs SoC Intel® Agilex™ série I
FPGA Intel® Stratix® 10 DX

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.