Devido a um problema no núcleo CPRI Intel® FPGA IP versão 20.1, você pode observar que o sinal aux32_rx_rfp não consegue afirmar quando state_l1_synch=6, state_startup_seq=7,aux_rx_seq=63,aux_rx_x=255,aux_rx_z=149.
Este problema é corrigido a partir do software Intel® Quartus® Prime Pro/Standard Edition versão 20.4.