ID do artigo: 000091170 Tipo de conteúdo: Mensagens de erro Última revisão: 31/03/2023

Erro(19261): o sinal pcie_rstn_pin_perst foi limitado a um local que é um pino de dois propósitos que pode ser usado pelo PCIe HIP como nPERST.

Ambiente

  • Intel® Quartus® Prime Pro Edition
  • Intel® Stratix® 10 Hard IP para PCI Express* Avalon-ST
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    O erro a seguir será visto ao compilar um design que inclui o Intel® Stratix® 10 Hard IP para PCI Express visando um dispositivo OPN de 1SG040*.
    O pino nPERSTL0 deste pacote de dispositivo é um propósito duplo e localizado em um banco 3.0 V.

    Erro(19261): o sinal pcie_rstn_pin_perst foi limitado a um local que é um pino de dois propósitos que pode ser usado pelo PCIe HIP como nPERST.

    Resolução

    Ao usar este pino como PCI Express nPERST com padrões de E/S de 1,2 V, 1,5 V, 1,8 V, 2,5 V ou 3,0 V LVTTL, a atribuição a seguir deve ser adicionada no arquivo de configurações do Software Intel® Quartus® Prime (.qsf) para desabilitar o uso do GPIO e resolver o erro.
    set_instance_assignment -name USE_AS_3V_GPIO ON -to pin_name

    Exemplo:
    set_instance_assignment -name USE_AS_3V_GPIO ON -to pcie_rstn_pin_perst

    Este problema é corrigido a partir do software Intel® Quartus® Prime Pro Edition versão 21.3.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs Intel® Stratix® 10 e FPGAs SoC

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.