ID do artigo: 000091592 Tipo de conteúdo: Mensagens de erro Última revisão: 01/06/2023

Por que o gerador de tráfego Intel Agilex® 7 FPGA EMIF falha no Multirank DDR4 LRDIMM em uma frequência operacional mais alta no software Intel® Quartus® Prime Pro Edition v21.2?

Ambiente

  • Software de projeto Intel® Quartus® Prime
  • Software de programação Intel® FPGA
  • Modelos de memória
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Você pode encontrar erros de bits no início ou no fim da explosão BL8® em alta frequência no Intel Agilex gerador de tráfego EMIF de 7 dispositivos. Essa falha ocorre principalmente devido às configurações de tempo de rotação imprecisas do barramento.

    Resolução

    ® Intel Agilex gerador de tráfego EMIF de 7 dispositivos começa a passar após a adição do tempo adicional de resposta do barramento aos seguintes parâmetros através da Guia de controle > GUI EMIF IP. Por exemplo, + 3 ciclos nos seguintes parâmetros:


    rd_to_wr_same_chip

    wr_to_rd_same_chip

    rr_to_rd_diff_cihp

    rd_to_wr_diff_chip

    wr_to_wr_diff_chip

    wr_to_rd_diff_chip

    Outras informações

    Este problema está programado para ser corrigido em uma versão futura do software Intel® Quartus® Prime Pro Edition.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs e FPGAs SoC Intel® Agilex™ 7

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.