Problema crítico
O baixo desempenho de gravação no caminho de resposta de gravação no modo de repressão traseira AXI deve-se ao seguinte motivo:
Quando a repressão de AXI está habilitada, os números de transferência de gravação desejáveis não podem ser alcançados. Neste modo, uma resposta de leitura de lógica suave FIFO é instaurada, mas atualmente é muito rasa para absorver rajadas de respostas de gravação, resultando no IP Intel® Stratix® 10 MX/NX FPGA high bandwidth memory (HBM2) sendo repressorizada. Interna para o HBMC, essa pressão traseira resulta em repressão nos canais de comando de gravação, que é o que limita a taxa de transferência geral do sistema.
A profundidade da resposta de gravação Intel® Stratix® 10 MX/NX FPGA de ALTA Largura de Banda (HBM2) IP FIFO precisa ser aumentada de 16 para 32. Como 12 slots FIFO são necessários para adaptar os protocolos de backpressure AXI4 e HBMC, o número de slots disponíveis para buffer aumenta de 4 para 28. O número de MLABs é inalterado, mas a largura do contador FIFO aumenta em 1 bit.
Este problema está programado para ser resolvido em uma versão futura do software Intel® Quartus® Prime Pro Edition.