ID do artigo: 000091708 Tipo de conteúdo: Solução de problemas Última revisão: 22/09/2022

Por que eu recebo uma incompatibilidade entre a saída de decodificador esperada versus a saída do decodificador real ao simular o núcleo IP 5G-LDPC com Aldec Riviera-Pro versão 2020.04?

Ambiente

    Intel® Quartus® Prime Pro Edition
    LDPC de 5G
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Se o exemplo de projeto de Intel® FPGA IP LDPC 5G for gerado usando o software Intel® Quartus® Prime Pro Edition versão 21.1 ou 21.2, você verá que as saídas esperadas do decodificador não corresponderão às saídas reais na simulação Aldec Riviera-Pro. Este problema foi causado na versão 2020.04 do Aldec Riviera-Pro, para a qual o software Intel® Quartus® Prime Pro Edition versão 21.1 e 21.2 gera arquivos de simulação.

Resolução

Este problema foi resolvido na versão 2021.4 do Aldec Riviera-PRO, que é suportada no software Intel® Quartus® Prime Pro Edition versão 21.3 em diante. Regenere seu design com a versão Intel Quartus software atualizada.

Produtos relacionados

Este artigo aplica-se a 1 produtos

Dispositivos programáveis Intel®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.