ID do artigo: 000092287 Tipo de conteúdo: Mensagens de erro Última revisão: 29/01/2024

Por que o F-Tile JESD204B Intel FPGA IP falha no lado do Receptor?

Ambiente

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Devido a um problema no software Intel® Quartus® Prime Pro Edition versão 23.1 e anterior, a Adaptação FGT Rx não pode ocorrer no teste interno e externo de loopback, levando ao teste de falha na interface RX.

Este problema é causado por uma configuração interna incorreta no JESD204B Intel® FPGA IP F-Tile.

Resolução

Esse problema foi corrigido a partir da versão 23.2 do software Intel® Quartus® Prime Pro Edition.

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGAs e FPGAs SoC Intel® Agilex™ 7 série F

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.