ID do artigo: 000092449 Tipo de conteúdo: Solução de problemas Última revisão: 15/08/2023

Por que vejo problemas de estabilidade com o exemplo de projeto de reconfiguração dinâmica que usa a Intel® FPGA IP multitaxa Ethernet F-Tile com PMAs FGT em loopback externo?

Ambiente

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Devido a um problema na Intel® Quartus® Prime Pro Edition Software versão 22.3, os exemplos de projeto de reconfiguração dinâmica que usam a Intel® FPGA IP multitaxa Ethernet F-tile em loopback externo com PMAs FGT podem ter problemas de estabilidade.

    Dependendo da variante multitaxa exata que você está usando, esses problemas podem se manifestar como incompatibilidades de contagem de pacotes, falhas de precisão PTP, tempo limite pronto para PTP, falhas de inicialização PTP, valores de registro de status PTP inesperados, tempos limite de pronto para PCS RX, falhas de bloqueio RX FEC ou tempos limite válidos de pacote RX.

    Resolução

    Um patch está disponível para corrigir esse problema para o software Intel® Quartus® Prime Pro Edition versão 22.3.
    Faça download e instale patch 0.11 a partir do link apropriado abaixo e, em seguida, gere novamente seu arquivo de programação.

    Esse problema está programado para ser corrigido em uma versão futura do software Intel® Quartus® Prime Pro Edition.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs e FPGAs SoC Intel® Agilex™ série I

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.