ID do artigo: 000092748 Tipo de conteúdo: Errata Última revisão: 26/10/2022

Por que demora muito até que o receptor de Intel® FPGA IP SDI II detecte o padrão de vídeo ao receber o padrão de vídeo SD-SDI?

Ambiente

    Software de projeto Intel® Quartus® Prime
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Devido a um problema no software Intel® Quartus® Prime Pro Edition versão 22.3 e standard edition versão 21.1 e anterior, pode levar muito tempo até que o receptor SDI II Intel® FPGA IP detecte o padrão de vídeo ao receber o padrão de vídeo SD-SDI.

Esse problema pode ocorrer quando as fontes de clock do rx_coreclk e xcvr_refclk no Intel FPGA IP SDI II são tolerância de 0 ppm.

Resolução

Um patch está disponível para corrigir este problema para o software Intel® Quartus® Prime Standard Edition versão 18.1.
Baixe e instale o patch 0.23std a partir do link apropriado abaixo e re-gere seu arquivo de programação.

Este problema está programado para ser corrigido em uma versão futura do software Intel Quartus Prime Pro/Standard Edition.

Produtos relacionados

Este artigo aplica-se a 7 produtos

FPGAs Intel® Stratix® 10 e FPGAs SoC
FPGAs e FPGAs SoC Intel® Agilex™ série I
FPGAs Arria® V e FPGAs SoC
FPGAs Intel® Arria® 10 e FPGAs SoC
FPGAs Cyclone® V e FPGAs SoC
FPGA Intel® Cyclone® 10 GX
FPGAs Stratix® V

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.