Devido a um problema no software Intel® Quartus® Prime Pro Edition versão 22.4, o multitarefa Ethernet Intel® FPGA IP com PTP habilitado na porta 1 não alinhará o sinal de interface RX Timestamp com a indicação RX Start of Packet. Este problema afeta as seguintes configurações do Grupo de reconfiguração:
Interface do cliente: mac Avalon de transmissão com PTP habilitado
|
Tipo PMA |
Grupo reconfig |
Perfil do modo Ethernet operacional |
Sinais de interface afetados |
|
FGT |
Reconfigurável 100GE-2 |
25/10GE-1 |
O_p1_ptp_rx_its válido [95:0] não alinhado ao o_rx_startofpacket[1] |
|
FHT |
Reconfigurável 100GE-2 |
25/10GE-1 |
O_p1_ptp_rx_its válido [95:0] não alinhado ao o_rx_startofpacket[1] |
Interface do cliente: MAC segmentado com PTP habilitado
|
Tipo PMA |
Grupo reconfig |
Perfil do modo Ethernet operacional |
Sinais de interface afetados |
|
FGT |
Reconfigurável 100GE-2 |
25/10GE-1 |
O_p1_ptp_rx_its válido [95:0] não alinhado ao SOP no o_rx_mac_inframe[2] |
|
FHT |
Reconfigurável 200GE-2 |
50GE-1 |
O_p1_ptp_rx_its válido [95:0] não alinhado ao SOP no o_rx_mac_inframe[5:4] |
Para resolver este problema, você deve atrasar a interface de dados RX em ( 5) ciclos de clock i_clk_rx para os perfis 10/25GE-1 ou (2) ciclos de clock i_clk_rx para o perfil 50GE-1.
Este problema é corrigido a partir do software Intel® Quartus® Prime Pro Edition versão 23.1.