ID do artigo: 000095002 Tipo de conteúdo: Mensagens de erro Última revisão: 19/05/2023

Por que a ferramenta gerador de tráfego Intel® Stratix® 10 MX EMIF 2.0 (TG2) trava e/ou mostra os dados de leitura incorretos quando configurados no modo sequencial?

Ambiente

    Software de projeto Intel® Quartus® Prime
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

O modo de endereço sequencial está incorreto ao usar um dispositivo Intel® Stratix® 10 MX no modo de meia taxa (HR). Devido a um problema com mascaramento de dados, o incremento de endereço sequencial é desativado em 1 para incrementos ímpares.

Resolução

Este problema é corrigido a partir do software Intel® Quartus® Prime Pro Edition versão 22.2 em diante.

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGAs Intel® Stratix® 10 e FPGAs SoC

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.