Em relação à configuração do dispositivo com um fluxo de bits comprimido, consulte a® Tabela 57 na ficha técnica do dispositivo Cyclone V FPGA, que informa as reduções de frequência do clock necessárias.
O tempo de configuração do FPP depende da razão DCLK para DATA e da porcentagem de compressão.
O exemplo a seguir mostra uma maneira fácil de calcular o tempo de configuração para compressão e arquivo descompactado:
Digamos que para nenhum arquivo de compressão 100%, proporção = 1, tempo de configuração = 100* 1 = 100 clock
Para arquivo de compressão de 50%, proporção = 4, o tempo de configuração = 50* 4 = 200 clocks (a compressão de 50% leva o dobro do tempo de configuração do que nenhuma compressão)
Para arquivo de compressão de 25%, proporção = 4, o tempo de configuração = 25* 4 = 100 clock (mesmo tempo de config sem compressão)
Em resumo, você precisará comprimir <25% para alcançar menos tempo de configuração do que sem arquivo de compressão para FPP de 16 bits de largura.
Para o modo AS, Cyclone® V FPGAs não tem relação DCLK para DADOS, você pode calcular com base no tamanho do arquivo monitorando o nSTATUS alto para CONF_DONE para comparar entre fluxo de bits compactado e descompactado.