ID do artigo: 000095462 Tipo de conteúdo: Mensagens de erro Última revisão: 16/08/2023

Por que o script de simulação padrão de Synopsis gerado pela Intel® Quartus® versão 22.4 do software Prime Pro Edition e anterior não pode ser usado para simular o HPS para dispositivos Intel Agilex® 7 FPGA?

Ambiente

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

O script de simulação Synopsys padrão gerado pela Intel® Quartus® versão 22.4 e anterior do software Prime Pro Edition não pode ser usado para simular o HPS para dispositivos Intel Agilex® 7 FPGA, devido ao script de configuração de simulação Synopsys não compila todas as bibliotecas necessárias para HPS AXI BFMs.

Resolução

Edite o script de simulação do vcs_setup.sh Synopsys gerado para Intel® Quartus® Software Prime Pro Edition adicionando as seguintes linhas de código:

echo "Use Direct Programming Interface (DPI)"

ELAB_OPTIONS="$ELAB_OPTIONS -debug_access+r+w+nomemcbk"

MENTOR_VIP_AE="${MENTOR_VIP_AE:-$QUARTUS_INSTALL_DIR/.. /ip/altera/mentor_vip_ae}"

QUESTA_MVC_GCC_LIB de exportação ="${MENTOR_VIP_AE}/common/questa_mvc_core/linux_x86_64_gcc-6.2.0_vcs"

exportar LDFLAGS="-L ${QUESTA_MVC_GCC_LIB} -Wl,-rpath ${QUESTA_MVC_GCC_LIB} -laxi4_IN_SystemVerilog_VCS_full_DVC"

O código deve ser adicionado antes da seção "# add device library elaboration and simulation properties"

Este problema foi resolvido a partir da versão 23.1 do Software Intel® Quartus® Prime Pro Edition

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.