ID do artigo: 000096679 Tipo de conteúdo: Mensagens de erro Última revisão: 26/06/2025

Por que o processador Nios® V FPGA erro de encontro de IP (20327) ao executar uma atualização de IP?

Ambiente

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Este problema pode ser visto no Software Quartus® Prime Pro Edition, a partir da versão 22.1, ao executar o processador Nios® V Intel® FPGA IP atualização de projetos criados em versões anteriores do Software Quartus® Prime Pro Edition.

Isso se deve a um problema no Platform Designer, que não atualiza automaticamente o IP Nios® processador FPGA V durante FPGA atualização de IP.

Erro (20327) na atualização do processador na versão 22.1 do software:
Erro (20327): erro: cpu.cpu: "Reset Agent" (resetSlave) "ram.s1" está fora do intervalo: "Absolute"
Erro (20327): erro: cpu.cpu: "Agente de exceção" (exceçãoSlave) "ram.s1" está fora da faixa: "Absolute"
Erro(20327): Erro: sys: File cpu.ip declara porta dbg_reset_reset que está faltando na cpu da entidade

Erro (20327) na atualização do processador na versão 23.3 do software:
Erro (20327): erro: a cpu declara a porta data_manager_awsize que está ausente no arquivo cpu.ip
Erro (20327): erro: cpu declara porta instruction_manager_arsize que está ausente no arquivo cpu.ip
Erro (20327): erro: a cpu declara a porta instruction_manager_awsize que está ausente no arquivo cpu.ip
Erro (20327): erro: cpu declara porta data_manager_arsize que está ausente no arquivo cpu.ip
Erro (20327): erro: a cpu declara a porta instruction_manager_wlast que está ausente no arquivo cpu.ip
Erro (20327): erro: a cpu declara a porta data_manager_wlast que está ausente no arquivo cpu.ip

Resolução

Para contornar esse problema, siga as etapas abaixo:
1. Abra o sistema Platform Designer afetado e clique em Sincronizar informações do sistema para atualizar o projeto para a versão IP mais recente.
2. Clique com o botão direito no Processador Nios® V e clique na opção Substituir.
3. Substitua o núcleo de processador desatualizado pelo núcleo de processador mais recente.
4. Configure as mesmas configurações do processador e conexões de interface.
5. Resolva quaisquer erros de projeto após sincronizar as informações do componente do sistema.
6. Gerar HDL de projeto e sair do Platform Designer.
7. Proceda para relançar a ferramenta de atualização de IP.
8. Remova o arquivo IP desatualizado da Navegação do projeto.
9. Compile o projeto.

Nota: no software Quartus® Prime Standard Edition, o núcleo do processador precisa ser removido e ress instanciado manualmente.
Para mais informações, consulte o Processador Nios® V FPGA Notas de versão IP e o Guia do usuário do Platform Designer do Software Quartus® Prime Pro Edition.

Produtos relacionados

Este artigo aplica-se a 3 produtos

FPGAs Intel® Stratix® 10 e FPGAs SoC
FPGAs Intel® Arria® 10 e FPGAs SoC
FPGA Intel® Cyclone® 10 GX

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.