ID do artigo: 000097456 Tipo de conteúdo: Solução de problemas Última revisão: 12/11/2024

Por que o Subsistema Ethernet FPGA IP falha em afirmar subsystem_cold_rst_ack_n ao usar uma mistura de portas F-Tile 100 G, 50 G ou 25 G e não PTP no F-Tile Agilex™ 7?

Ambiente

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Devido a um problema na versão 23.2 do software Quartus® Prime Pro Edition, projetos que contêm uma mistura de portas 100 G, 50 G, ou 25 G PTP e não PTP podem fazer com que o Subsistema Ethernet FPGA IP falhe ao afirmar o sinal subsystem_cold_rst_ack_n após a afirmação do sinal de reinicialização correspondente subsystem_cold_rst_n .
Para determinar se seu projeto está afetado por este problema, considere o seguinte mapa das fraturas F-Tile Agilex™ 7:

Intel Agilex® 7 F-Tile fractures

A mistura de portas PTP e não PTP que são afetadas por este problema é mostrada abaixo:

CASO – 1

CASE – 1

Se a fratura 100G_0 for configurada como não-PTP e a fratura 100G_1, ou qualquer uma das fraturas abaixo do 100G_1 (destacada em vermelho), serão configuradas como PTP habilitada, a falha será observada.

CASO – 2
CASE-2

Se a fratura 50G_0 for configurada como não-PTP desabilitada e as 50G_1 ou, 50G_2 ou 50G_3 fraturas, ou qualquer uma das fraturas abaixo delas (destacada como vermelha), são configuradas com PTP habilitada, a falha será observada.

CASO 3

CASE-3

Se a fratura 50G_1 for configurada como não-PTP e a 50G_2 ou 50G_3 fraturas, ou qualquer uma das fraturas abaixo delas ou as fraturas 25G_0 ou 25G_1 (destacadas como vermelhas), são configuradas com PTP habilitada (desde que atenda aos requisitos de divisibilidade do F-Tile), a falha será observada.

CASO-4

CASE-4

Se a fratura 50G_2 for configurada como não-PTP e a fratura por 50G_3, ou qualquer uma das fraturas abaixo delas, ou o 25G_0, 25G_1, 25G_2 ou fraturas de 25G_3 (destacada como vermelha), serão configuradas com PTP habilitada, a falha será observada.

CASO-5

CASE-5

Se a fratura por 100G_1 for configurada como não-PTP e o 50G_0 ou 50G_1 fraturas, ou qualquer uma das fraturas abaixo delas (destacada como vermelha), são configuradas com PTP habilitada, a falha será observada.

CASO 6

CASE-6

Se a fratura em 50G_3 for configurada como não-PTP e as 25G_0, 25G_1, 25G_2, 25G_3, 25G_4 ou 25G_5 fraturas (destacadas como vermelhas) são configuradas com PTP habilitada, a falha será observada.

CASO 7

CASE-7

Se a fratura 100G_2 for configurada como não-PTP e a fratura por 100G_3, ou se qualquer uma das fraturas abaixo do 100G_3 (destacada em vermelho), forem configuradas com PTP habilitada, a falha será observada.

CASO–8

CASE-8

Se a fratura por 50G_4 for configurada como não-PTP e a 50G_5, 50G_6 ou 50G_7 fraturas, ou qualquer uma das fraturas abaixo delas (destacada como vermelha), são configuradas com PTP habilitada, a falha será observada.

CASO-9

CASE-9

Se a fratura 50G_5 for configurada como não-PTP e o 50G_6 ou 50G_7 fraturas, ou qualquer uma das fraturas abaixo delas ou as fraturas 25G_8 ou 25G_9 (destacada como vermelha), são configuradas com PTP habilitada, a falha será observada.

CASO 10

CASE-10

Se a fratura por 100G_3 for configurada como não-PTP e a 50G_4 ou 50G_1 fraturas, ou qualquer uma das fraturas abaixo delas (destacada como vermelha), são configuradas com PTP habilitada, a falha será observada.

CASO 11

CASE-11

Se a fratura 50G_6 for configurada como não-PTP, a fratura 50G_7 ou qualquer uma das fraturas abaixo dela, ou a 25G_8, 25G_9, 25G_10 ou fraturas de 25G_11 (destacada como vermelha), são configuradas com PTP habilitada, a falha será observada.

CASO 12

CASE-12

Se a fratura 50G_7 for configurada como não PTP e as 25G_8, 25G_9, 25G_10, 25G_11, 25G_12 ou fraturas de 25G_13 (destacadas como vermelhas) são configuradas com PTP habilitada, a falha será observada.

Resolução

Para contornar esse problema na versão 23.2 do software Quartus® Prime Pro Edition, realize um acesso ao registro de gravação modificado por leitura no barramento CSR AXI-Lite para gravar bits de dados 3'b000 para bits de dados [9:7] para registradores específicos dentro da Ethernet F-Tile FPGA Hard IP de acordo com a seguinte tabela:

F-Tile Fractured CSR Register

Este problema foi corrigido na versão 24.1 do Software Quartus® Prime Pro Edition.

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGAs e FPGAs SoC Intel® Agilex™ 7

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.