A partir da versão 23.4 do software Quartus® Prime Pro Edition, o erro abaixo será visto ao usar o datapath Hard IP FPGA 200 G FPGA Agilex™ 7, por exemplo, ao usar o datapath PAM4 8x53Gpbs com projeto de loopback serial QSFPDD no processador Nios® V/m:
Erro (24297): não é possível usar 200 G de localização de Hard IP ehip200g_st_x1_7_rx e local do canal FGT fgt_q0_ch0_rx uma vez que o Hard IP 200G não é suportado neste OPN. Se você precisa de Um IP hard de 200 G, entre em contato com o Representante de campo da Intel.
Erro: o projeto não pode ser programado em F-Tiles disponíveis porque determinadas restrições de localização são conflitantes, ou porque o projeto requer mais recursos em comparação com o que está disponível no dispositivo atual
A partir da versão 23.4 do Software Quartus® Prime Pro Edition, o bloco Hard IP 200G F-Tile é desem destaque nas OPNs existentes sem sufixo e sufixo "B". Para o uso de prototipagem apenas um patch pode ser fornecido para permitir a compilação e a geração de arquivos SOF.
Entre em contato com seu representante de campo da Intel®, se você precisar do patch para avaliação de protótipo F-Tile 200G nas OPNs, não incluindo o sufixo C.