ID do artigo: 000097550 Tipo de conteúdo: Mensagens de erro Última revisão: 05/12/2023

Erro interno: subsistema: U2B2_CDB, arquivo: /quartus/db/u2b2/u2b2_re_network_checker.cpp, linha: 232

Ambiente

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Devido a um problema na Intel® Quartus® Versão 23.3 ou anterior do software Prime Pro Edition, você pode ver esta mensagem de erro interna durante a compilação quando a saída de um PLL de E/S está conectada diretamente ao pino de saída. O problema ocorre quando o pino de saída possui um nível de tensão de 2,5/3,0/3,3 e visa um dispositivo Intel® Cyclone® 10 GX ou um dispositivo Intel® Arria® 10.

Resolução

Esse problema foi corrigido a partir da versão 23.4 do software Intel® Quartus® Prime Pro Edition.

Produtos relacionados

Este artigo aplica-se a 2 produtos

FPGAs Intel® Arria® 10 e FPGAs SoC
FPGA Intel® Cyclone® 10 GX

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.