Devido a um problema na versão 23.3 ou anterior do software Intel® Quartus® Prime Pro Edition, a Intel Agilex® 7 R-Tile Compute Express Link* (CXL) 1.1/2.0 FPGA IP não remove o endereço base do HDM, que causa o endereço convertido inesperado na lógica do usuário.
Por exemplo:
1. A transação com endereço base HDM = 0x4f414c000000 e compensação = 0, de modo que o endereço completo deve ser 0x4f414c000000 + 0 = 0x4f414c000000;
2. O Intel Agilex® 7 Compute Express Link* (CXL) 1.1/2.0 FPGA saídas de IP IPCXL para a lógica do usuário com endereço convertido[51:6] = 0x13d0_5300_0000;
3. Este endereço convertido não será roteado para o endereço de memória alvo 0, o que causa comportamento inesperado.
Esse problema está programado para ser corrigido em uma versão futura do software Intel® Quartus® Prime Pro Edition.