ID do artigo: 000097701 Tipo de conteúdo: Solução de problemas Última revisão: 07/12/2024

Quando o Conversor analógico para digital (ADC) está ativado, por que o arquivo de .pin gerado informa tensão incorreta para bancos 1A e 1B no MAX® 10 FPGA?

Ambiente

    Intel® Quartus® Prime Standard Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

O arquivo .pin gerado exibirá as configurações de tensão padrão para bancos de E/S 1A e 1B, a menos que os valores de tensão para esses bancos sejam alterados manualmente.

Ao usar o Conversor Analógico para Digital em um FPGA MAX® 10 com uma fonte de alimentação de núcleo único, os bancos de E/S 1A e 1B serão vinculados à VCC_ONE, que possui um valor de 3,0 V ou 3,3 V. No entanto, isso não é feito automaticamente pelo Software Quartus® Prime Standard Edition e deve ser atualizado para o valor dos dois bancos de E/S pelo usuário.

Resolução

Para corrigir este problema, defina manualmente o valor de tensão dos bancos de E/S 1A e 1B.

A tensão pode ser definida de duas maneiras diferentes.

1. Por meio do arquivo .qsf , adicionando as seguintes linhas:

set_global_assignment nome IOBANK_VCCIO 3,3V -section_id 1A

set_global_assignment nome IOBANK_VCCIO 3,3V -section_id 1B

2. Com a GUI do Planejador de pinos Quartus® Prime

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGAs Intel® MAX® 10

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.