ID do artigo: 000098395 Tipo de conteúdo: Documentação e informações do produto Última revisão: 25/03/2024

Por que a frequência de VCO calculada do modo fracionário TX FGT PLL no IP Catalog GUI se incompatibilidade com a fórmula de frequência de VCO na arquitetura F-Tile e no Guia do usuário de PMA e FEC Direct PHY IP?

Ambiente

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Devido à fórmula incorreta na arquitetura F-Tile e no Guia do usuário do IP PMA e FEC Direct PHY (UG20315), você pode ver a frequência de VCO calculada do modo fracionário TX FGT PLL na GUI do catálogo IP quando a opção de modo fracionário TX FGT PLL permitir incompatibilidade com a frequência de VCO calculada pela fórmula em Arquitetura F-Tile e guia do usuário de PMA e FEC Direct PHY IP com M, K,N,L e parâmetros de frequência do clock de referência que relataram na janela de mensagens do sistema.

A fórmula correta é a seguinte:

Frequência de VCO = (M + k /2^22) * frequência de refclk (MHz) * mul_div / N.

Resolução

Este problema está atualmente programado para ser resolvido em uma versão futura da arquitetura F-Tile e do Guia do usuário de PMA e FEC Direct PHY IP (UG20315).

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGAs e FPGAs SoC Intel® Agilex™ 7

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.