ID do artigo: 000098581 Tipo de conteúdo: Mensagens de erro Última revisão: 06/10/2025

Erro interno: subsistema: U2B2_CORE, arquivo: /quartus/db/u2b2/u2b2_2wt_util.cpp, linha: 18

Ambiente

Software Quartus® Prime Pro Edition versão 23.4.1 e versão 24.1

    Intel® Quartus® Prime Pro Edition
    DSP de ponto fixo nativo Intel® Cyclone® 10 GX FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Devido a um problema no Software Quartus® Prime Pro Edition versão 23.4.1 e versão 24.1. Você verá o (IE) Interno (Erro(IE) mostrado acima ao usar o registrador de entrada "FPGA ax/bx/cx/dx/ex/fx" de ponto fixo primitivo com o modo de operação definido como m18x18_full e o registrador de entrada "ax/bx/cx/dx/fx": e o registro de entrada Ativar 'ay/by/cy/dy/ey/fy' ou 'scanin': opções definidas para valores diferentes.™

Um IE será observado se essas opções não forem definidas no mesmo valor, por exemplo, se ena0 e ena1 forem usadas.

Todos os "registros de entrada" devem ser definidos para o mesmo valor de configuração.

Resolução

Quando o DSP Native Fixed Point DSP Agilex™ FPGA IP com o modode operação definido para m18x18_full todos os "registros de entrada" devem ser definidos para o mesmo valor de configuração.

Este problema está corrigido a partir da versão 24.3 do Software Quartus® Prime Pro Edition.

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.