O modelo simplificado do núcleo IP em simulação (suporte apenas para FEC 24G) suporta:
- Frequência da PLL do sistema: 805,664062 MHz
- Habilitar a saída de clock CDR não selecionada
- Frequência de referência PMA: 184,32 MHz
- Select design: única instância do núcleo IP
Devido a um problema na versão 23.4 e anterior do Software Quartus® Prime Pro Edition, outras configurações que não forem as listadas quando o modelo de núcleo IP simplificado em simulação (apenas para suporte 24G não FEC) forem selecionadas, passarão a geração de projeto de exemplo de IP sem erros, no entanto, a compilação do Quartus® falhará com erros que apontam para a configuração ilegal dos itens listados.
Este problema está corrigido a partir da versão 24.1 do Software Quartus® Prime Pro Edition.