ID do artigo: 000098681 Tipo de conteúdo: Solução de problemas Última revisão: 19/04/2024

A entidade "cpriphy_ftile_wrapper" instancia a entidade indefinida "ex_24G_simple_model". Isso pode fazer com que as informações de IP geradas estejam incompletas.

Ambiente

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

O modelo simplificado do núcleo IP em simulação (suporte apenas para FEC 24G) suporta:

  1. Frequência da PLL do sistema: 805,664062 MHz
  2. Habilitar a saída de clock CDR não selecionada
  3. Frequência de referência PMA: 184,32 MHz
  4. Select design: única instância do núcleo IP

Devido a um problema na versão 23.4 e anterior do Software Quartus® Prime Pro Edition, outras configurações que não forem as listadas quando o modelo de núcleo IP simplificado em simulação (apenas para suporte 24G não FEC) forem selecionadas, passarão a geração de projeto de exemplo de IP sem erros, no entanto, a compilação do Quartus® falhará com erros que apontam para a configuração ilegal dos itens listados.

Resolução

Este problema está corrigido a partir da versão 24.1 do Software Quartus® Prime Pro Edition.

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGAs e FPGAs SoC Intel® Agilex™ 7

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.