ID do artigo: 000098707 Tipo de conteúdo: Solução de problemas Última revisão: 12/11/2024

Ao usar o R-Tile Avalon® Streaming FPGA IP para PCI Express* no modo PIPE Direct, por que observe alternância inesperada de rxdatavalid após a transição P1 para P0?

Ambiente

Revisado e aprovado - Novo artigo

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Devido a um problema na versão 24.1 e anterior do Quartus® Prime Pro, ao usar o Avalon® Streaming FPGA IP para PCI Express* no modo PIPE Direct, uma alternagem inesperada pode ser observada no sinal rxdatavalid ao fazer a transição de um estado de baixa potência (P1) para uma operação normal (P0).

Este problema também pode afetar o cadeado do símbolo no bloco da PCS.

Os dispositivos afetados estão listados abaixo:

AGIx019R18Axxxx
AGIx023R18Axxxxx
AGIx022R29Axxxx
AGIx027R29Axxxx
AGIx022R31Axxxxx
AGIx027R31Axxxxx
AGIx041R29Dxxxx

Resolução

Não existe solução alternativa para esse problema. É necessário reusar o treinamento do link.

Este problema foi corrigido na versão 24.2 do Software Quartus® Prime Pro Edition.

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGAs e FPGAs SoC Intel® Agilex™ série I

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.