ID do artigo: 000099006 Tipo de conteúdo: Documentação e informações do produto Última revisão: 30/05/2024

Posso impulsionar a pld_clk com uma fonte de clock diferente da coreclkout_hip no Hard IP do Cyclone® V para PCI Express*?

Ambiente

    Intel® Quartus® Prime Standard Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

No Hard IP do Cyclone® V para PCI Express* Guia do usuário versão 1.5 ou anterior, você pode ver a descrição no pld_clk: "Você deve dirigir este clock com coreclkout_hip".

No entanto, no Guia do usuário da interface de transmissão de Avalon® de Cyclone® V (Avalon-ST) para soluções PCIe* versão 18.0, você pode ver a descrição no pld_clk: "Você pode impulsionar esse clock com coreclkout_hip. Se você unidade pld_clk com outra fonte de clock, ela deve ser igual ou mais rápida que a coreclkout_hip, mas não pode ser mais rápida do que 250 MHz. Escolha uma fonte de clock com precisão de 0 ppm se pld_clk operar na mesma frequência que coreclkout_hip.".

Resolução

Sim, você pode pld_clk com outra fonte de clock. Siga a descrição da pld_clk na interface de transmissão de Avalon® Cyclone® V (Avalon-ST) para soluções de PCIe* versão 18.0.

Essas informações serão atualizadas em uma versão futura do Guia do usuário do Cyclone® V Hard IP para PCI Express*.

Produtos relacionados

Este artigo aplica-se a 2 produtos

FPGAs Cyclone® V e FPGAs SoC
Kit de desenvolvimento Cyclone®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.