ID do artigo: 000099056 Tipo de conteúdo: Mensagens de erro Última revisão: 26/09/2025

Por que há erro ao gerar exemplo de projeto HDMI RX PHY IP ou HDMI TX PHY IP?

Ambiente

    Intel® Quartus® Prime Pro Edition
    HDMI*
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Devido à migração do Processador Nios® II para FPGA para o processador Nios® V por FPGA, o seguinte erro será exibido ao gerar o exemplo de projeto do HDMI RX PHY IP ou do HDMI TX PHY IP no Software Quartus® Prime Pro Edition versão 24.1

Resolução

Não há solução alternativa para este problema.

Esse problema foi corrigido a partir da versão 25.1.1 do software Quartus® Prime Pro Edition.

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGAs Intel® Arria® 10 e FPGAs SoC

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.