Exemplo Nios® II de design de hardware

Recomendado para:

  • Dispositivo: Stratix® II

  • Dispositivo: Cyclone® II

  • Quartus®: desconhecido

author-image

Por

Este exemplo de design destaca o desempenho de milhões de instruções por segundo (MIPS) do processador Nios II Dhrystone. Ele inclui o design de hardware Fast e o aplicativo de software de benchmark Dhrystone. O sistema alcança mais de 200 MIPS Dhrystone no núcleo Nios II /f rodando em um Stratix® II FPGA. Você pode usar este design com o kit Nios II de desenvolvimento, Stratix II Edition e o kit Cyclone® III FPGA de desenvolvimento.

Usando este exemplo de projeto

Faça o download deste exemplo. Consulte o arquivo readme.txt para obter mais detalhes.

O uso deste design é regido pelos termos e condições do Contrato de licença de exemplo de projeto Intel®

Especificações de projeto

  • Suporte para placas: Nios II de desenvolvimento, Stratix II Edition e Cyclone III FPGA de desenvolvimento
  • Nios II núcleo: Nios II /f, 4 Kbytes i-cache, 2 Kbytes d-cache
  • Módulo de depuração JTAG: Sim
  • RAM on-chip: 64 Kbytes
  • JTAG UART: 1
  • Temporizador: 1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.