Integridade do sinal e integridade do poder – Centro de Suporte
Bem-vindo ao Centro de Suporte de Integridade de Sinal e Integridade de Energia!
Aqui você percebe sobre como garantir a integridade do sinal e a integridade de energia em seus projetos de alta velocidade.
Aproveite sua viagem!
Obtenha recursos de suporte para Intel Stratix® 10, Intel Arria® 10 e Intel Cyclone® 10 dispositivos das páginas abaixo. Para outros dispositivos, pesquise a partir dos seguintes links: Arquivo de Documentação, Cursos de Treinamento, Vídeos e Webcasts, Exemplos de Designe Base de Conhecimento.
Diretrizes e Documentação
Projeto de Placa - Diretrizes Gerais
- Intel® Base de Dados de Conhecimento (KDB) para todos os FPGAs ›
- Consultor de design de placa de alta velocidade ›
- Centro de Recursos de Design de Placa ›
- Guia de borda de sinal de entrada White Paper ›
- Lista de verificação da Rede de Distribuição de Energia (PDN) ›
- AN 574: Metodologia de Design da Rede de Entrega de Energia (PDN) (PDN)
- AN 613: Considerações de design de empilhamento do PCB para FPGAs intel® ›
Design da placa - Diretrizes de Interfaces de Memória Externa
Design de Placa - Diretrizes de Transceptores
- UG-20298: Intel® Agilex™ Device Family High-Speed Serial Interface Signal Integrity Design Guidelines ›
- AN 528: Seleção de Material Dilétrico pcb e efeito de tecelagem de fibra no roteamento de canal de alta velocidade ›
- AN 529: Via Técnicas de Otimização para Projetos de Canais de Alta Velocidade ›
- AN 530: Otimizando a descontinuidade da impedância causada por almofadas de montagem de superfície para projetos de canais de alta velocidade ›
- AN 596: Considerações de modelagem e design para conectores de 10 Gbps ›
- AN 651: PCB Breakout Routing para designs de canais serial de alta densidade de 10 Gbps ›
- AN 672: Transceptores De design de link para transmissão de alta taxa de dados de gbps ›
- AN 678: Ajuste de link de alta velocidade usando circuitos de condicionamento de sinal em Transceptores Stratix® V ›
- AN 684: Diretrizes de design para 100 Gbps - Interface CFP2 ›
- AN 689: Projeto de canal de alta velocidade usando o protocolo SFF-8431 ›
- AN 766: Stratix 10 Dispositivos, Diretriz de Design de Layout de Interface de Sinal de Alta Velocidade ›
- Modelagem de rugosidade superficial de cobre para designs de canais multi-gigabit ›
Cursos de Treinamento e Vídeos
Cursos de Treinamento Recomendados
Título |
Tipo |
Descrição |
|---|---|---|
Online |
Conheça a necessidade de simulação e análise precisa de integridade de sinal ao projetar PCBs de alta velocidade usando transceptores Intel FPGA. |
Vídeos recomendados
Título |
Descrição |
|---|---|
Use o modelo IBIS-AMI para estimar a integridade do sinal do Transmissor Intel Arria 10 |
Aprenda a realizar uma simulação de integridade de sinal com um modelo IBIS-AMI do Transmissor Intel Arria 10 no Advanced Link Analyzer. Além disso, este vídeo abrange a reportagem do diagrama dos olhos. |
Outros Vídeos
Depuração
Solução de base de conhecimento
O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.